首页科学探索Intel PowerVia背面供电测试成功!“2nm”工艺见、频率提升6%
74738

Intel PowerVia背面供电测试成功!“2nm”工艺见、频率提升6%

我要新鲜事2023-07-13 18:43:331

2021年,Intel宣布了全新的制造工艺路线图,包括Intel 7、4、3、20A、18A,其中20A、18A将引领进入埃米时代,并同时采用PowerVia背面供电、RibbonFET全环绕栅极两大全新技术。

快科技6月6日消息,Intel官方宣布,率先在代号为“Blue Sky Creek”产品级测试芯片上实现了背面供电技术,将于2024年上半年在Intel 20A工艺节点上正式落地。

传统的正面供电技术,信号走线、供电走线都位于晶圆的正面,需要共享甚至争夺每一个金属层的资源,必须竭力扩大金属层引脚间距,进而增加成本和复杂度。

背面供电技术,则将信号走线、供电走线分离,后者转移到晶圆背面,可以分别单独优化,带来更高性能、更低成本,不过也面临良品率、可靠性。散热、调试等各方面的挑战。

为了加速研发,Intel选择了PowerVia、RibbonFET两项技术分开研发的方式,率先推进的就是PowerVia。

Intel通过测试证实,PowerVia技术确实能显著提高芯片的使用效率,大部分区域的标准单元利用率都超过了90%,同时晶体管体积大大缩小,单元密度大大增加,因此能显著降低成本。

同时,PowerVia已在测试中达到了相当高的良率和可靠性指标,证明了这一技术的预期价值。

测试还显示,PowerVia将平台电压降低了30%,并带来了6%的频率增益。

为了应对这种全新的晶体管供电方式,Intel开发了全新的散热技术,展示了良好的散热特性,可避免出现过热。

同时,调试团队也开发了新技术,确保这种新的晶体管设计结构在调试中出现的各种问题都能得到适当解决。

根据此前披露的信息,Intel PowerVia技术的测试芯片采用了Intel 4制造工艺,22个金属层,单个核心面积仅为2.9平方毫米,1.1V电压下达到了3GHz频率。

【本文结束】如需转载请务必注明出处:快科技

责任编辑:上方文Q

0001
评论列表
共(0)条